El BSC dissenya un xip de codi obert que triplica la velocitat del seu antecessor

El projecte està cofinançat pels fons FEDER de la Comissió Europea i té l’objectiu de reforçar la sobirania tecnològica del continent

Categories:

Redacció

El nou xip és una versió millorada de 'Lagarto', el primer processador de codi obert fabricat a Espanya
El nou xip és una versió millorada de 'Lagarto', el primer processador de codi obert fabricat a Espanya | Axonite / Pixabay

El Barcelona Supercomputing Center – Centre Nacional de Supercomputació (BSC-CNS) ha desenvolupat, en col·laboració amb la Universitat Politècnica de Catalunya (UPC), un xip basat en codi obert que triplica la velocitat del primer processador dissenyat a Espanya, Lagarto. La creació del BSC-CNS i la UPC, anomenada DVINO, és la segona generació d’aquest component i incorpora un accelerador vectorial per còmput científic i un rellotge de 600 MHz com a principals novetats.

A més a més d’augmentar per tres la velocitat de la seva versió anterior, DVINO també millora la connectivitat amb memòria i altres perifèrics. El xip desenvolupat pel BSC-CNS és un dels components clau per a la fabricació d’un processador de propòsit general d’alt rendiment que vol incorporar diferents acceleradors basats en la tecnologia RISC-V de codi obert. La intenció és que aquest enginy pugui ser utilitzat en els camps de la seguretat, la navegació autònoma i la genòmica, principalment.

La recerca que ha donat lloc a la fabricació del nou xip forma part del projecte DRAC, que està cofinançada en un 50% amb dos milions d’euros pel Fons Europeu de Desenvolupament Regional de la Unió Europea (FEDER) amb el suport de la Generalitat de Catalunya. La base per a aquesta recerca s'ha dut a terme durant la iniciativa EPI (per les sigles en anglès d’European Processor Initiative), que té l’objectiu de reforçar la sobirania tecnològica d’Europa i deixar de dependre d’altres potències estrangeres

Etiquetes